source: branches/release-1_0/platform/a490/sub/100e/boot.c @ 1523

Revision 1523, 15.6 KB checked in by philmoz, 2 years ago (diff)

Fixes for A490 1.00d and 1.00f versions.
Added A490 1.00e version.

  • Property svn:eol-style set to native
Line 
1#include "lolevel.h"
2#include "platform.h"
3#include "core.h"
4#include "dryos31.h"
5
6#define offsetof(TYPE, MEMBER) ((int) &((TYPE *)0)->MEMBER)
7
8const char * const new_sa = &_end;
9
10extern void task_CaptSeq();
11extern void task_InitFileModules();
12extern void task_MovieRecord();
13extern void task_ExpDrv();
14
15void taskHook(context_t **context)
16{
17        task_t *tcb=(task_t*)((char*)context-offsetof(task_t, context));
18
19        // Replace firmware task addresses with ours
20        if(tcb->entry == (void*)task_CaptSeq)                   tcb->entry = (void*)capt_seq_task;
21        if(tcb->entry == (void*)task_InitFileModules)   tcb->entry = (void*)init_file_modules_task;
22        if(tcb->entry == (void*)task_MovieRecord)               tcb->entry = (void*)movie_record_task;
23        if(tcb->entry == (void*)task_ExpDrv)                    tcb->entry = (void*)exp_drv_task;
24}
25
26void CreateTask_spytask() {
27        _CreateTask("SpyTask", 0x19, 0x2000, core_spytask, 0);
28};
29
30
31
32
33void __attribute__((naked,noinline)) boot() {
34        asm volatile (
35                        // LED Test
36/*                      "LDR     R1, =0xC0220088\n"     // Green LED
37                        "MOV     R0, #0x46\n"                   // Power on LED
38                        "STR     R0, [R1]\n"
39                        // End LED Test
40*/
41                        "LDR     R1, =0xC0410000\n"
42                        "MOV     R0, #0\n"
43                        "STR     R0, [R1]\n"
44                        "MOV     R1, #0x78\n"
45                        "MCR     p15, 0, R1,c1,c0\n"
46                        "MOV     R1, #0\n"
47                        "MCR     p15, 0, R1,c7,c10, 4\n"
48                        "MCR     p15, 0, R1,c7,c5\n"
49                        "MCR     p15, 0, R1,c7,c6\n"
50                        "MOV     R0, #0x3D\n"
51                        "MCR     p15, 0, R0,c6,c0\n"
52                        "MOV     R0, #0xC000002F\n"
53                        "MCR     p15, 0, R0,c6,c1\n"
54                        "MOV     R0, #0x31\n"
55                        "MCR     p15, 0, R0,c6,c2\n"
56                        "LDR     R0, =0x10000031\n"
57                        "MCR     p15, 0, R0,c6,c3\n"
58                        "MOV     R0, #0x40000017\n"
59                        "MCR     p15, 0, R0,c6,c4\n"
60                        "LDR     R0, =0xFFC0002B\n"
61                        "MCR     p15, 0, R0,c6,c5\n"
62                        "MOV     R0, #0x34\n"
63                        "MCR     p15, 0, R0,c2,c0\n"
64                        "MOV     R0, #0x34\n"
65                        "MCR     p15, 0, R0,c2,c0, 1\n"
66                        "MOV     R0, #0x34\n"
67                        "MCR     p15, 0, R0,c3,c0\n"
68                        "LDR     R0, =0x3333330\n"
69                        "MCR     p15, 0, R0,c5,c0, 2\n"
70                        "LDR     R0, =0x3333330\n"
71                        "MCR     p15, 0, R0,c5,c0, 3\n"
72                        "MRC     p15, 0, R0,c1,c0\n"
73                        "ORR     R0, R0, #0x1000\n"
74                        "ORR     R0, R0, #4\n"
75                        "ORR     R0, R0, #1\n"
76                        "MCR     p15, 0, R0,c1,c0\n"
77                        "MOV     R1, #0x40000006\n"
78                        "MCR     p15, 0, R1,c9,c1\n"
79                        "MOV     R1, #6\n"
80                        "MCR     p15, 0, R1,c9,c1, 1\n"
81                        "MRC     p15, 0, R1,c1,c0\n"
82                        "ORR     R1, R1, #0x50000\n"
83                        "MCR     p15, 0, R1,c1,c0\n"
84                        "LDR     R2, =0xC0200000\n"
85                        "MOV     R1, #1\n"
86                        "STR     R1, [R2,#0x10C]\n"
87                        "MOV     R1, #0xFF\n"
88                        "STR     R1, [R2,#0xC]\n"
89                        "STR     R1, [R2,#0x1C]\n"
90                        "STR     R1, [R2,#0x2C]\n"
91                        "STR     R1, [R2,#0x3C]\n"
92                        "STR     R1, [R2,#0x4C]\n"
93                        "STR     R1, [R2,#0x5C]\n"
94                        "STR     R1, [R2,#0x6C]\n"
95                        "STR     R1, [R2,#0x7C]\n"
96                        "STR     R1, [R2,#0x8C]\n"
97                        "STR     R1, [R2,#0x9C]\n"
98                        "STR     R1, [R2,#0xAC]\n"
99                        "STR     R1, [R2,#0xBC]\n"
100                        "STR     R1, [R2,#0xCC]\n"
101                        "STR     R1, [R2,#0xDC]\n"
102                        "STR     R1, [R2,#0xEC]\n"
103                        "STR     R1, [R2,#0xFC]\n"
104                        "LDR     R1, =0xC0400008\n"
105                        "LDR     R2, =0x430005\n"
106                        "STR     R2, [R1]\n"
107                        "MOV     R1, #1\n"
108                        "LDR     R2, =0xC0243100\n"
109                        "STR     R2, [R1]\n"
110                        "LDR     R2, =0xC0242010\n"
111                        "LDR     R1, [R2]\n"
112                        "ORR     R1, R1, #1\n"
113                        "STR     R1, [R2]\n"
114                        "LDR     R0, =0xFFEE6708 \n"
115                        "LDR     R1, =0x1900\n"
116                        "LDR     R3, =0xAB04\n"
117"loc_FFC0013C:\n"
118                        "CMP     R1, R3\n"
119                        "LDRCC   R2, [R0],#4\n"
120                        "STRCC   R2, [R1],#4\n"
121                        "BCC     loc_FFC0013C\n"
122                        "LDR     R1, =0x129140\n"
123                        "MOV     R2, #0\n"
124"loc_FFC00154:\n"
125                        "CMP     R3, R1\n"
126                        "STRCC   R2, [R3],#4\n"
127                        "BCC     loc_FFC00154\n"
128                        "B       sub_FFC00358_my\n"  //--------->
129        );
130};
131
132
133void __attribute__((naked,noinline)) sub_FFC00358_my() {
134        *(int*)0x1934=(int)taskHook;    //http://chdk.setepontos.com/index.php/topic,4194.0.html
135        *(int*)0x1938=(int)taskHook;
136
137        // Replacement of sub_FFC00358 for correct power-on (power button=shoot mode, play button=play mode).
138        *(int*)(0x20F4)= (*(int*)0xC022005C) & 1 ? 0x4000000 : 0x2000000; //  0x20f4=FFC42F34
139
140asm volatile (
141                        "LDR     R0, =0xFFC003D0\n"
142                        "MOV     R1, #0\n"
143                        "LDR     R3, =0xFFC00408\n"
144"loc_FFC00364:\n"
145                        "CMP     R0, R3\n"
146                        "LDRCC   R2, [R0],#4\n"
147                        "STRCC   R2, [R1],#4\n"
148                        "BCC     loc_FFC00364\n"
149                        "LDR     R0, =0xFFC00408\n"
150                        "MOV     R1, #0x4B0\n"
151                        "LDR     R3, =0xFFC0061C\n"
152"loc_FFC00380:\n"
153                        "CMP     R0, R3\n"
154                        "LDRCC   R2, [R0],#4\n"
155                        "STRCC   R2, [R1],#4\n"
156                        "BCC     loc_FFC00380\n"
157                        "MOV     R0, #0xD2\n"
158                        "MSR     CPSR_cxsf, R0\n"
159                        "MOV     SP, #0x1000\n"
160                        "MOV     R0, #0xD3\n"
161                        "MSR     CPSR_cxsf, R0\n"
162                        "MOV     SP, #0x1000\n"
163                        "LDR     R0, =0x6C4\n"
164                        "LDR     R2, =0xEEEEEEEE\n"
165                        "MOV     R3, #0x1000\n"
166"loc_FFC003B4:\n"
167                        "CMP     R0, R3\n"
168                        "STRCC   R2, [R0],#4\n"
169                        "BCC     loc_FFC003B4\n"
170                        "BL      sub_FFC0119C_my\n" //-------->
171        );
172}
173
174void __attribute__((naked,noinline)) sub_FFC0119C_my() {
175        asm volatile (
176                        "STR     LR, [SP,#-4]!\n"
177                        "SUB     SP, SP, #0x74\n"
178                        "MOV     R0, SP\n"
179                        "MOV     R1, #0x74\n"
180                        "BL      sub_FFE7E2BC\n"
181                        "MOV     R0, #0x53000\n"
182                        "STR     R0, [SP,#4]\n"
183                        //    "LDR     R0, =0x129140\n"                 // -
184                        "LDR     R0, =new_sa\n"                         // +
185                        "LDR     R0, [R0]\n"                            // +
186                        "LDR     R2, =0x279C00\n"
187                        "LDR     R1, =0x2724A8\n"
188                        "STR     R0, [SP,#8]\n"
189                        "SUB     R0, R1, R0\n"
190                        "ADD     R3, SP, #0xC\n"
191                        "STR     R2, [SP]\n"
192                        "STMIA   R3, {R0-R2}\n"
193                        "MOV     R0, #0x22\n"
194                        "STR     R0, [SP,#0x18]\n"
195                        "MOV     R0, #0x68\n"
196                        "STR     R0, [SP,#0x1C]\n"
197                        "LDR     R0, =0x19B\n"
198                        "LDR     R1, =sub_FFC05E5C_my\n"        //--------->
199                        "B       sub_FFC011F0\n"            // continue in firmware
200        );
201}
202
203
204void __attribute__((naked,noinline)) sub_FFC05E5C_my() {
205        asm volatile (
206                        "STMFD   SP!, {R4,LR}\n"
207                        "BL      sub_FFC00B24\n"
208                        "BL      sub_FFC0A8D0\n"        // dmsetup
209                        "CMP     R0, #0\n"
210                        "LDRLT   R0, =0xFFC05F70\n"
211                        "BLLT    sub_FFC05F50\n"        // err_init_task
212                        "BL      sub_FFC05A98\n"
213                        "CMP     R0, #0\n"
214                        "LDRLT   R0, =0xFFC05F78\n"
215                        "BLLT    sub_FFC05F50\n"
216                        "LDR     R0, =0xFFC05F88\n"
217                        "BL      sub_FFC05B80\n"
218                        "CMP     R0, #0\n"
219                        "LDRLT   R0, =0xFFC05F90\n"
220                        "BLLT    sub_FFC05F50\n"
221                        "LDR     R0, =0xFFC05F88\n"
222                        "BL      sub_FFC03BF4\n"
223                        "CMP     R0, #0\n"
224                        "LDRLT   R0, =0xFFC05FA4\n"
225                        "BLLT    sub_FFC05F50\n"
226                        "BL      sub_FFC0A2C8\n"
227                        "CMP     R0, #0\n"
228                        "LDRLT   R0, =0xFFC05FB0\n"
229                        "BLLT    sub_FFC05F50\n"
230                        "BL      sub_FFC01680\n"
231                        "CMP     R0, #0\n"
232                        "LDRLT   R0, =0xFFC05FBC\n"
233                        "BLLT    sub_FFC05F50\n"
234                        "LDMFD   SP!, {R4,LR}\n"
235                        "B       taskcreate_Startup_my\n" //-------->
236        );
237};
238
239// ROM:0xFFC10654
240void __attribute__((naked,noinline)) taskcreate_Startup_my() {
241        asm volatile (
242                        "STMFD   SP!, {R3,LR}\n"
243                        //  "BL      j_nullsub_192\n"
244                        "BL      sub_FFC2ABA8\n"
245                        "CMP     R0, #0\n"
246                        "BNE     loc_FFC10690\n"
247                        "BL      sub_FFC250C0\n"
248                        "CMP     R0, #0\n"
249                        "BEQ     loc_FFC10690\n"
250                        "BL      sub_FFC238CC\n"
251                        "CMP     R0, #0\n"
252                        "BNE     loc_FFC10690\n"
253                        "LDR     R1, =0xC0220000\n"
254                        "MOV     R0, #0x44\n"
255                        "STR     R0, [R1,#0x20]\n"
256"loc_FFC1068C:\n"
257                        "B       loc_FFC1068C\n"
258"loc_FFC10690:\n"
259                        //  "BL      sub_FFC238D8\n"                    // removed for correct power-on on 'on/off' button.
260                        //  "BL      j_nullsub_193\n"
261                        "BL      sub_FFC28FD8\n"
262                        "LDR     R1, =0x2CE000\n"
263                        "MOV     R0, #0\n"
264                        "BL      sub_FFC29220\n"
265                        "BL      sub_FFC291CC\n"
266                        "MOV     R3, #0\n"
267                        "STR     R3, [SP]\n"
268                        "LDR     R3, =task_Startup_my\n"        //-------->
269            "B       sub_FFC106B8\n"            // Continue in firmware
270        );
271}
272// ROM:0xFFC105F8
273void __attribute__((naked,noinline)) task_Startup_my() {
274        asm volatile (
275                        "STMFD   SP!, {R4,LR}\n"
276                        "BL      sub_FFC06278\n"
277                        "BL      sub_FFC249D0\n"
278                        "BL      sub_FFC2326C\n"
279                        //  "BL      j_nullsub_196\n"
280                        "BL      sub_FFC2ADD4\n"
281                        //  "BL      sub_FFC2AC7C\n"            // - start diskboot.bin
282                        "BL      sub_FFC2AF70\n"
283                        "BL      sub_FFC2AE04\n"
284                        "BL      sub_FFC28470\n"
285                        "BL      sub_FFC2AF74\n"
286                        "BL      CreateTask_spytask\n"  // +
287                        //  "BL      sub_FFC237C0\n"            // original taskcreate_PhySw
288                        "BL      taskcreate_PhySw_my\n" // + ---------->
289            "B       sub_FFC10628\n"            // continue in firmware
290        );
291}
292
293// ROM:FFC237C0 taskcreate_PhySw
294void __attribute__((naked,noinline)) taskcreate_PhySw_my() {
295        asm volatile(
296                        "STMFD   SP!, {R3-R5,LR}\n"
297                        "LDR     R4, =0x1BE4\n"
298                        "LDR     R0, [R4,#0x10]\n"
299                        "CMP     R0, #0\n"
300                        "BNE     sub_FFC237F4\n"    // continue in firmware
301                        "MOV     R3, #0\n"
302                        "STR     R3, [SP]\n"
303                        "LDR     R3, =mykbd_task\n"             // Changed
304                        //  "MOV     R2, #0x800\n"
305                        "MOV     R2, #0x2000\n"                 // + stack size for new task_PhySw so we don't have to do stack switch
306                        "B       sub_FFC237E4\n"    // Continue code
307        );
308}
309/*******************************************************************/
310
311// ROM:FFC704B4 task_InitFileModules
312void __attribute__((naked,noinline)) init_file_modules_task() {
313        asm volatile(
314                        "STMFD   SP!, {R4-R6,LR}\n"
315                        "BL      sub_FFC69D70\n"
316                        "LDR     R5, =0x5006\n"
317                        "MOVS    R4, R0\n"
318                        "MOVNE   R1, #0\n"
319                        "MOVNE   R0, R5\n"
320                        "BLNE    sub_FFC6C5F8\n"
321                        "BL      sub_FFC69D9C_my\n"                     //------------->
322                        "BL      core_spytask_can_start\n"      // + set "it's safe to start" flag for spytask
323            "B       sub_FFC704D4\n"            // continue in firmware
324        );
325}
326
327void __attribute__((naked,noinline)) sub_FFC69D9C_my() {
328        asm volatile(
329                        "STMFD   SP!, {R4,LR}\n"
330                        "MOV     R0, #3\n"
331                        "BL      sub_FFC50E90_my\n"                     //---------->
332            "B       sub_FFC69DA8\n"            // continue in firmware
333        );
334}
335
336
337void __attribute__((naked,noinline)) sub_FFC50E90_my() {
338                asm volatile(
339                "STMFD   SP!, {R4-R8,LR}\n"
340                "MOV     R8, R0\n"
341                "BL      sub_FFC50E10\n"
342                "LDR     R1, =0x322B0\n"
343                "MOV     R6, R0\n"
344                "ADD     R4, R1, R0,LSL#7\n"
345                "LDR     R0, [R4,#0x6C]\n"
346                "CMP     R0, #4\n"
347                "LDREQ   R1, =0x817\n"
348                "LDREQ   R0, =0xFFC50950\n"
349                "BLEQ    sub_FFC0F680\n"
350                "MOV     R1, R8\n"
351                "MOV     R0, R6\n"
352                "BL      sub_FFC506C8\n"
353                "LDR     R0, [R4,#0x38]\n"
354                "BL      sub_FFC51530\n"
355                "CMP     R0, #0\n"
356                "STREQ   R0, [R4,#0x6C]\n"
357                "MOV     R0, R6\n"
358                "BL      sub_FFC50758\n"
359                "MOV     R0, R6\n"
360                "BL      sub_FFC50AB8_my\n"             //--------->
361        "B       sub_FFC50EE8\n"        // continue in firmware
362                );
363}
364
365void __attribute__((naked,noinline)) sub_FFC50AB8_my() {
366        asm volatile(
367                        "STMFD   SP!, {R4-R6,LR}\n"
368                        "MOV     R5, R0\n"
369                        "LDR     R0, =0x322B0\n"
370                        "ADD     R4, R0, R5,LSL#7\n"
371                        "LDR     R0, [R4,#0x6C]\n"
372                        "TST     R0, #2\n"
373                        "MOVNE   R0, #1\n"
374                        "LDMNEFD SP!, {R4-R6,PC}\n"
375                        "LDR     R0, [R4,#0x38]\n"
376                        "MOV     R1, R5\n"
377                        "BL      sub_FFC507D8_my\n"     //--------->
378            "B       sub_FFC50AE4\n"        // continue in firmware
379        );
380}
381
382void __attribute__((naked,noinline)) sub_FFC507D8_my() {
383asm volatile(
384                        "STMFD   SP!, {R4-R10,LR}\n"
385                        "MOV     R9, R0\n"
386                        "LDR     R0, =0x322B0\n"
387                        "MOV     R8, #0\n"
388                        "ADD     R5, R0, R1,LSL#7\n"
389                        "LDR     R0, [R5,#0x3C]\n"
390                        "MOV     R7, #0\n"
391                        "CMP     R0, #7\n"
392                        "MOV     R6, #0\n"
393                        "ADDLS   PC, PC, R0,LSL#2\n"
394                        "B       loc_FFC50930\n"
395"loc_FFC50804:\n"
396                        "B       loc_FFC5083C\n"
397"loc_FFC50808:\n"
398                        "B       loc_FFC50824\n"
399"loc_FFC5080C:\n"
400                        "B       loc_FFC50824\n"
401"loc_FFC50810:\n"
402                        "B       loc_FFC50824\n"
403"loc_FFC50814:\n"
404                        "B       loc_FFC50824\n"
405"loc_FFC50818:\n"
406                        "B       loc_FFC50928\n"
407"loc_FFC5081C:\n"
408                        "B       loc_FFC50824\n"
409"loc_FFC50820:\n"
410                        "B       loc_FFC50824\n"
411"loc_FFC50824:\n"
412                        "MOV     R2, #0\n"
413                        "MOV     R1, #0x200\n"
414                        "MOV     R0, #2\n"
415                        "BL      sub_FFC63F9C\n"
416                        "MOVS    R4, R0\n"
417                        "BNE     loc_FFC50844\n"
418"loc_FFC5083C:\n"
419                        "MOV     R0, #0\n"
420                        "LDMFD   SP!, {R4-R10,PC}\n"
421"loc_FFC50844:\n"
422                        "LDR     R12, [R5,#0x50]\n"
423                        "MOV     R3, R4\n"
424                        "MOV     R2, #1\n"
425                        "MOV     R1, #0\n"
426                        "MOV     R0, R9\n"
427                        "BLX     R12\n"
428                        "CMP     R0, #1\n"
429                        "BNE     loc_FFC50870\n"
430                        "MOV     R0, #2\n"
431                        "BL      sub_FFC640E8\n"
432                        "B       loc_FFC5083C\n"
433"loc_FFC50870:\n"
434                        "LDR     R1, [R5,#0x64]\n"
435                        "MOV     R0, R9\n"
436                        "BLX     R1\n"
437
438                        "MOV   R1, R4\n"           // + pointer to MBR in R1
439                        "BL    mbr_read_dryos\n"   // + total sectors count in R0 before and after call
440
441                        // Start of DataGhost's FAT32 autodetection code
442                        // Policy: If there is a partition which has type W95 FAT32, use the first one of those for image storage
443                        // According to the code below, we can use R1, R2, R3 and R12.
444                        // LR wasn't really used anywhere but for storing a part of the partition signature. This is the only thing
445                        // that won't work with an offset, but since we can load from LR+offset into LR, we can use this to do that :)
446                        "MOV     R12, R4\n"                    // Copy the MBR start address so we have something to work with
447                        "MOV     LR, R4\n"                     // Save old offset for MBR signature
448                        "MOV     R1, #1\n"                     // Note the current partition number
449                        "B       dg_sd_fat32_enter\n"          // We actually need to check the first partition as well, no increments yet!
450"dg_sd_fat32:\n"
451                        "CMP     R1, #4\n"                     // Did we already see the 4th partition?
452                        "BEQ     dg_sd_fat32_end\n"            // Yes, break. We didn't find anything, so don't change anything.
453                        "ADD     R12, R12, #0x10\n"            // Second partition
454                        "ADD     R1, R1, #1\n"                 // Second partition for the loop
455"dg_sd_fat32_enter:\n"
456                        "LDRB    R2, [R12, #0x1BE]\n"          // Partition status
457                        "LDRB    R3, [R12, #0x1C2]\n"          // Partition type (FAT32 = 0xB)
458                        "CMP     R3, #0xB\n"                   // Is this a FAT32 partition?
459                        "CMPNE   R3, #0xC\n"                   // Not 0xB, is it 0xC (FAT32 LBA) then?
460                        "BNE     dg_sd_fat32\n"                // No, it isn't. Loop again.
461                        "CMP     R2, #0x00\n"                  // It is, check the validity of the partition type
462                        "CMPNE   R2, #0x80\n"
463                        "BNE     dg_sd_fat32\n"                // Invalid, go to next partition
464                        // This partition is valid, it's the first one, bingo!
465                        "MOV     R4, R12\n"                    // Move the new MBR offset for the partition detection.
466
467"dg_sd_fat32_end:\n"
468                        // End of DataGhost's FAT32 autodetection code
469
470
471                        "LDRB    R1, [R4,#0x1C9]\n"
472                        "LDRB    R3, [R4,#0x1C8]\n"
473                        "LDRB    R12, [R4,#0x1CC]\n"
474                        "MOV     R1, R1,LSL#24\n"
475                        "ORR     R1, R1, R3,LSL#16\n"
476                        "LDRB    R3, [R4,#0x1C7]\n"
477                        "LDRB    R2, [R4,#0x1BE]\n"
478                        //   "LDRB    LR, [R4,#0x1FF]\n"     // -
479                        "ORR     R1, R1, R3,LSL#8\n"
480                        "LDRB    R3, [R4,#0x1C6]\n"
481                        "CMP     R2, #0\n"
482                        "CMPNE   R2, #0x80\n"
483                        "ORR     R1, R1, R3\n"
484                        "LDRB    R3, [R4,#0x1CD]\n"
485                        "MOV     R3, R3,LSL#24\n"
486                        "ORR     R3, R3, R12,LSL#16\n"
487                        "LDRB    R12, [R4,#0x1CB]\n"
488                        "ORR     R3, R3, R12,LSL#8\n"
489                        "LDRB    R12, [R4,#0x1CA]\n"
490                        "ORR     R3, R3, R12\n"
491                        //   "LDRB    R12, [R4,#0x1FE]\n"     // -
492                        "LDRB    R12, [LR,#0x1FE]\n"           // + First MBR signature byte (0x55), LR is original offset.
493                        "LDRB    LR, [LR,#0x1FF]\n"            // + Last MBR signature byte (0xAA), LR is original offset.
494                        "BNE     loc_FFC508FC\n"
495                        "CMP     R0, R1\n"
496                        "BCC     loc_FFC508FC\n"
497                        "ADD     R2, R1, R3\n"
498                        "CMP     R2, R0\n"
499                        "CMPLS   R12, #0x55\n"
500                        "CMPEQ   LR, #0xAA\n"
501                        "MOVEQ   R7, R1\n"
502                        "MOVEQ   R6, R3\n"
503                        "MOVEQ   R4, #1\n"
504                        "BEQ     loc_FFC50900\n"
505"loc_FFC508FC:\n"
506                        "MOV     R4, R8\n"
507"loc_FFC50900:\n"
508                        "MOV     R0, #2\n"
509                        "BL      sub_FFC640E8\n"
510                        "CMP     R4, #0\n"
511                        "BNE     loc_FFC5093C\n"
512                        "LDR     R1, [R5,#0x64]\n"
513                        "MOV     R7, #0\n"
514                        "MOV     R0, R9\n"
515                        "BLX     R1\n"
516                        "MOV     R6, R0\n"
517                        "B       loc_FFC5093C\n"
518"loc_FFC50928:\n"
519                        "MOV     R6, #0x40\n"
520                        "B       loc_FFC5093C\n"
521"loc_FFC50930:\n"
522                        "LDR     R1, =0x572\n"
523                        "LDR     R0, =0xFFC50950\n"
524                        "BL      sub_FFC0F680\n"
525"loc_FFC5093C:\n"
526                        "STR     R7, [R5,#0x44]!\n"
527                        "STMIB   R5, {R6,R8}\n"
528                        "MOV     R0, #1\n"
529                        "LDMFD   SP!, {R4-R10,PC}\n"
530        );
531}
Note: See TracBrowser for help on using the repository browser.